XC7VX415T-2FFG1927I

发布时间:2020/11/19

UItrascale_XC7VX415T-2FFG1927I导读

“5G的演进发展和多样化的用例模糊了ASIC策略,ASIC经济学并不总是可行。此外,5G时代的ASIC
NRE成本比4G时代高出3倍;利基市场和用例无法证明ASIC的合理性;2年以上 ASIC周期太长。”Gilles
Garcia进一步指出,因为,5G的市场容量非常大,而且有很多不同的用例和要求,只有少数几个ASIC已经没有办法满足用户各种各样多样化的要求。

该解决方案是业界唯一一款直接RF采样平台,能够在所有FR1频带和新兴频带(最高可达
7.125GHz)内实现载波聚合/共享、多模式、多频带400MHz 瞬时带宽。当用作毫米波中频收发器时,Zynq RFSoC DFE可提供高达1600
MHz的瞬时带宽。


VERSAL

XC4VFX40-11FFG1152C XC4VFX40-11FFG1152I
XC4VFX40-11FFG672C XC4VFX60-10FFG1152C XC4VFX40-11FF1152C XC4VFX40-11FF1152I
XC4VFX40-11FF672C XC4VFX40-10FF672I XC4VFX40-10FFG1152C。

XC2V6000-4FF1152I XC2VP20-5FF1152C XC4VFX12-10SFG363I
XC4VFX12-10FFG668C XC4VFX12-11FFG668C XC4VFX12-10SF363I XC4VFX12-10FF668C
XC4VFX100-12FF1517C XC4VFX12-10SF363C XC4VFX100-12FFG1517C XC4VFX100-12FF1152C
XC4VFX100-11FFG1152I XC4VFX100-12FFG1152C XC4VFX100-11FFG1517I。

XC4VFX40-10FFG1152I XC4VFX40-10FFG672C
XC4VFX40-11FFG672I XC4VFX60-11FFG672I XC4VFX60-11FFG1152C XC4VFX60-11FF1152C
XC4VFX60-11FFG672C XC4VFX60-11FF672C XC4VFX60-10FFG672I XC4VLX100-10FF1513I。

XC5VLX155-3FFG1760C XC5VLX30-2FF324C
XC5VLX30-1FFG676I XC5VLX155-2FFG1760C XC5VLX155-2FFG1760I XC5VLX155T-1FF1136C
XC5VLX155T-1FF1136I XC5VLX30-2FFG676I XC5VLX30-2FFG676C
XC5VLX30-1FF324C。


XC7VX690T-1FFG1761I

XC5VLX30T-3FF665C XC5VLX30T-3FFG323C
XC5VLX30T-2FFG665I XC5VLX30T-3FF323C XC5VLX30T-2FFG323I XC5VLX30T-2FFG665C
XC5VLX30T-2FFG323C XC5VLX30T-2FF665I XC5VLX30T-2FF665C XC5VLX30T-2FF323I
XC5VLX30T-2FF323C XC5VLX30T-1FFG665I。

XC5VLX20T-2FF323C XC5VLX20T-1FFG323I
XC5VLX155T-3FFG1738C XC5VLX155T-3FFG1136C XC5VLX110T-1FF1738C
XC5VLX110T-1FF1738I XC5VLX155-2FF1153C XC5VLX155-1FFG1760C XC5VLX155-1FFG1153I
XC5VLX155-1FFG1153C XC5VLX155-2FFG1153I。

XC5VLX155-2FFG1153C XC5VLX110T-2FF1738C
XC5VLX110T-2FF1738I XC5VLX110T-1FF1136C XC5VLX110T-1FF1136I XC5VLX110-3FFG1760C
XC5VLX110-3FFG676C XC5VLX110T-1FFG1136C XC5VLX110T-1FFG1136I XC5VLX30T-1FF323C
XC5VLX30T-1FF665C XC5VLX30-3FFG324C XC5VLX30-3FFG676C XC5VLX30-3FF324C。

XC5VLX30-3FF676C XC5VLX50-2FF324C XC5VLX50-2FFG1153I
XC5VLX50-2FF676C XC5VLX50-2FF324I XC5VLX50-1FFG676I XC5VLX50-2FFG1153C
XC5VLX50-2FF1153I XC5VLX50-1FFG676C XC5VLX50-1FF676C XC5VLX50-2FF1153C。


以Xilinx Spartan-3 XC3S1000
FPGA为例,假定时钟频率为100MHz,翻转率为12.5%,而资源利用率则取多种实际设计基准测试的典型值。FPGA功耗与设计有关,也就是说取决于器件系列、时钟频率、翻转率和资源利用率。下面分析一下FPGA总功耗的分解情况,以便了解功耗的主要所在。

特别是在人工智能时代,Xilinx还希望通过这一优势实现英特尔和Nvidia的未来。显然这适用于英特尔和Nvidia。拆分SoC原型和仿真市场。然而,在7纳米处,FPGA速度和密度大大提高,功耗也较低,因此这种竞争格局可能会发生变化,尤其是ASIC和FPGA。FPGA和ASIC之间的竞争将继续。英特尔的10nm仍然推迟,使得除了英特尔关注的云市场之外,Xilinx在收购Altera后占据了FPGA市场的主导地位。ACAP的推出将有助于赛灵思与更高级别的竞争对手在新市场中展开竞争。灵活性和适应性是ACAP的主要卖点。